东北大学20年3月补考《计算机组成与系统结构》考核作业【答案】

作者:周老师 分类: 东北大学 发布时间: 2020-03-12 08:32

专业辅导各院校在线、离线考核、形考、终极考核、统考、社会调查报告、毕业论文写作交流等!

联系我们:QQ客服:3326650399   439328128    微信客服①:cs80188     微信客服②:cs80189

              扫一扫添加我为好友                           扫一扫添加我为好友

支付宝微信钱包

奥鹏作业答案 联系QQ:3326650399 微信:cs80188
东 北 大 学 继 续 教 育 学 院
计算机构成与系统结构试 卷(作业考核 线上2)B卷(共7页)
总分 题号 一 二 三 四 五 六 七 八 九 十
得分

一、挑选题 (单项挑选,每小题1分,共30分)
1. 用某个存放器中操作数的寻址方法称为( )寻址。
A 直接 B 直接 C 存放器直接 D 存放器直接
2. 若浮点数用补码表明,则判别运算成果是不是为标准化数的方法是( )。
A 阶符与数符一样为标准化数
B 阶符与数符相异为标准化数
C 数符与尾数小数点后榜首位数字相异为标准化数
D数符与尾数小数点后榜首位数字一样为标准化数
3. 选用虚拟存贮器的首要意图是( )。
A进步主存贮器的存取速度 ;
B扩展主存贮器的存贮空间,并能进行自动管理和调度 ;
C进步外存贮器的存取速度 ;
D扩展外存贮器的存贮空间 ;
4. EEPROM是指( )。
A. 只读存储器; B. 可两次擦除并编程的只读存储器;
C. 电擦除可编程的只读存储器。 D. 随机读写存储器
5. 水平型微指令与笔直型微指令比较,( )。
A. 前者一次只能完结一个操作
B. 后者一次只能完结一个操作
C. 两者都是一次只能完结一个操作
D. 两者都能一次完结多个操作
6. 在定点二进制运算器中,减法运算一般经过( )来完成。
A原码运算的二进制减法器 B补码运算的二进制减法器
C原码运算的十进制加法器 D补码运算的二进制加法器
7. 变址寻址方法中,操作数的有用地址等于( )。
A. 仓库指示器内容加上方式地址(位移量) B. 程序计数器内容加上方式地址
C. 基值存放器内容加上方式地址 D. 变址存放器内容加上方式地址
8. 归于发作中止恳求的条件的是( )。
A. 一次逻辑运算完毕 B. 一次DMA操作完毕
C. 一次算术运算完毕 D. 一条指令履行完毕
9. 因为CPU内部的操作速度较快,而CPU拜访一次主存所花的时刻较长,因而机器周期一般用( )来规则。
A.主存中读取一个数据字的最长期 B.主存中读取一个指令字的最短时刻
C.主存中读取一个数据字的均匀时刻 D.主存中写入一个数据字的均匀时刻
10. 在定点小数机中,( )能够表明-1。
A原码 B补码 C移码 D反码
11. 主存贮器和CPU之间添加cache的意图是( )。
A.处理CPU和主存之间的速度匹配疑问
B.扩展主存贮器容量
C.扩展CPU中通用存放器的数量
D.既扩展主存贮器容量,又扩展CPU中通用存放器的数量
12. 计算机操作的最小时刻单位是( ) 。
A.时钟周期 B.指令周期 C.CPU周期 D.微周期
13. 在小型或微型计算机里,遍及选用的字符编码是( )。
A. BCD码 B. 16进制 C. 格雷码 D. ASCⅡ码
14. 已知X为整数,且[X]补 = 10011011,则X的十进制数值是( )。
A. +155 B. –101 C. –155 D. +101
15. 指令系统选用不一样寻址方法的意图是( )。
A. 完成存贮程序和程序操控;
B. 缩短指令长度,扩展寻址空间,进步编程灵敏性;。
C. 可直接拜访外存;
D. 供给拓展操作码的能够并下降指令译码的难度;
16. 选用DMA方法传送数据时,每传送一个数据就要用一个( )时刻。
A.指令周期B.机器周期C.存储周期D.总线周期
17. 在指令的地址字段中,直接指出操作数自身的寻址方法,称为( )。
A. 隐含寻址 B. 当即寻址 C. 存放器寻址 D. 直接寻址
18. 某SRAM芯片,其容量为512×8位,包含电源端和接地端,该芯片引出线的最小数目应为( )。
A23 B25 C50 D19
19. 指令的寻址方法有次序和跳动两种方法,选用跳动寻址方法,能够完成( )。
A仓库寻址 ; B程序的条件搬运;
C程序的无条件搬运; D程序的条件搬运或无条件搬运;
20. 微程序操控器中,机器指令与微指令的关系是( )。
A每一条机器指令由一条微指令来履行 ;
B每一条机器指令由一段用微指令编成的微程序来解说履行 ;
C一段机器指令构成的程序可由一条微指令来履行 ;
D一条微指令由若干条机器指令构成 ;
21. 双端口存储器所以能高速进行读 / 写,是由于选用( )。
A 高速芯片 B 两套彼此独立的读写电路 C 流水技术 D 新式器材
22. 在单级中止系统中,CPU一旦呼应中止,则当即封闭( )象征,以防本次中止效劳完毕前同级的其他中止源发生另一次中止进行搅扰。
A中止答应 B中止恳求 C中止屏蔽 D 中止保护
23. 运算器虽有许多部件构成,但中心部件是( )。
A.数据总线 B.算术逻辑运算单元 C.多路开关 D.累加存放器
24. 依据国标规则,每个汉字在计算机内占用( )存储。
A.一个字节 B.二个字节 C.三个字节 D.四个字节
25. 设X= —0.1011,则[X]补为( )。
A.1.1011 B.1.0100 C.1.0101 D.1.1001
26. 微指令操作码长9位,选用字段直接编码方法,分3段每段3位。则共能表明( )种微指令,最多可并行( )个:
A.21,3 B.9,9 C.24,2 D.18,3
27. 履行一条指令的次序是( )。
①读取指令②履行指令③剖析指令
A. ①②③    B. ①③②   C. ③②①    D. ②①③
28. 存储器位拓展是指增大了( ):
A.字数 B.字长 C.速度 D.以上都不是
29. 下列不归于微指令设计所寻求的方针的是:( )
A.进步微程序的履行速度 B.缩短微指令的长度
C.进步微程序设计的灵敏性 D.增大操控存储器的容量
30. 在Cache存储器中,当程序正在履行时,由( )完结地址映射。
 A. 程序员 B. 硬件   C. 硬件和软件   D. 操作系统

二、填空题 (每空1分,共20分)
1. 双端口存储器和多模块穿插存储器归于( )存储器结构。前者选用( )技术,后者选用( )技术。
2. DMA操控器访存选用以下三种方法:( )、( )、( )。
3. 对存储器的要求是( ),( ),( ),为知道决这三个方面的对立。计算机选用多级存储器体系结构。
4. 计算机按用处可区分为通用计算机和( )两类。
5. 计算机系统中的存储器分为( )和( )。在CPU履行程序时,有必要将指令寄存在( )中。
6. CPU中,保留当时正在履行的指令的存放器为( ),保留当时正在履行的指令的地址的存放器为( ),保留CPU访存地址的存放器为( )。
7. 在浮点加法算中,当尾数需求右移时,应进行舍入处理。常用的舍入方法有( )和( )这两种。
8. 在微程序操控器中,操控存储器由( )构成,用于寄存( )。


三、判别题 (每小题1分,共10分)
1. 多体穿插存储器首要处理扩大容量疑问。( )
2. 信息序列11001101的偶校验位是1。( )
3. 运算器的中心部件是ALU。 ( )
4. 微程序操控器比组合逻辑操控器的速度快。( )
5. SRAM和DRAM都是易失性的半导体存储器。( )
6. 拜访存储器的恳求是由CPU宣布的。( )
7. 冯?诺依曼机工作方法的根本特色是按地址拜访并次序履行指令。( )
8. E2PROM是指两次可擦除可编程的只读存储器。( )
9. Cache关于各级程序员都是通明的。 ( )
10. CPU拜访存储器的时刻是由存储器的容量决议的。( )

四、(6分)设有两个十进制数:X= - 0.25×21,Y=0.625×22。
(1) 将X,Y的尾数变换为二进制补码方式。
(2) 设阶码3位(含1位阶符),尾数5位(含2位数符),均以补码表明。经过浮点数补码运算规矩求出Z=X+Y的二进制浮点标准化成果。
















五、(6分)CPU履行一段程序时,cache完结存取的次数为3800次,主存完结存取的次数为200次,已知cache存取周期为50ns,主存为250ns,求cache/主存系统的功率平和均拜访时刻。













六、(8分)某微机的指令格局如下所示:
15 109 8 7 0
操作码 X D
其间,D表明位移量,X为寻址特征位,且有:
X=00——直接寻址;
X=01——用变址存放器X1进行变址寻址;
X=10——用变址存放器X2进行变址寻址;
X=11——相对寻址。
设(PC)=1234H,(X1)=0037H,(X2)=110AH(H代表十六进制数),请断定下列指令中操作数的有用地址。
(1)4420H (2)2244H (3)13DFH (4)3525H
























七、(12分)设CPU共有16根地址线,8根数据线,并用MREQ作访存操控信号,用R/W作读写操控信号,现有2K×4位的RAM芯片和2K×8位的ROM芯片若干片,以及74138译码器和各种门电路(自定),要求构成一个存储系统,其最大4K地址空间为系统程序区,与其相邻2K地址空间为用户程序区。
(1)合理选用上述存储芯片,阐明各选几片?写出每片存储芯片的地址规模。
(2)画出CPU与存储器的衔接图,具体画出存储芯片的片选逻辑。

第七题图 74138译码器
























八 、(8分)某计算机有5级中止,硬件中止呼应从高到低优先次序是:I1→I2→I3→I4→I5。答复下列疑问:
(1)鄙人表中设计各级中止处理程序的中止屏蔽码(假定1为屏蔽,0为敞开),使中止处理优先次序为I5→I1→I4→I3→I2。
(2)若在运转主程序的t1时间(如下图所示),一起呈现I2、I3级中止恳求,而在CPU处理其间I3级中止过程中某时间(记为t2)又一起呈现I4、I5级中止恳求。请按(1)设定的中止处理次第鄙人图中画出CPU运转上述程序的轨道,并在t轴上标示t2时间。
奥鹏作业答案 联系QQ:3326650399 微信:cs80188

专业辅导各院校在线、离线考核、形考、终极考核、统考、社会调查报告、毕业论文写作交流等!(非免费)

联系我们:QQ客服:3326650399   439328128    微信客服①:cs80188     微信客服②:cs80189

               扫一扫添加我为好友                           扫一扫添加我为好友

支付宝微信钱包