国家开放大学24秋数字电子电路形考作业3(形考占比20%)【标准答案】 作者:周老师 分类: 国开电大 发布时间: 2024-09-08 16:39 专业辅导各院校在线、离线考核、形考、终极考核、统考、社会调查报告、毕业论文写作交流等! 联系我们:QQ客服:3326650399 439328128 微信客服①:cs80188 微信客服②:cs80189 扫一扫添加我为好友 扫一扫添加我为好友 形考作业3(形考占比20%) 试卷总分:100 得分:100 一、挑选题(每小题4分,共52分) 1.单稳态触发器与多谐振动器在状况的差异是(???? )。 A.前者没有稳态,后者只要一个稳态 B.前者没有稳态,后者有两个稳态 C.前者只要一个稳态,后者没有稳态 2.石英晶体多谐振动器的杰出长处是(???? )。 A.速度快 B.振动频率安稳 C.报价廉价 3.为了将正弦信号变换成脉冲信号,信号频率不变,能够选用(???? )。 A.单稳态触发器 B.多谐振动器 C.施密特触发器 4.555守时器的阈值为(? ? )。 A.{图} B.{图} C.{图} 5.在A/D变换器和D/A变换器中,衡量变换精度一般用(??? )。 A.分辩率 B.变换差错 C.分辩率和变换差错 6.下列三种A/D变换器中,(?? )的变换速度最快。 A.双积分型 B.并行对比型 C.逐次对比型 7.某自动操控系统中,微机与履行部件之间的接口电路应选用(?? )。 A.A/D变换器? ? ? ? B.?D/A变换器? ? ? C.施密特触发器 8.RAM是由存储矩阵、地址 (??? )和读/写操控电路三有些构成的。 A.译码器 B.编码器 C.分配器 9.只能读出不能改写,信息可持久保留的半导体存储器是(??? )。 A.ROM B.PROM C.EPROM 10.使用双稳态触发器存储信息的RAM称为(??? )。 A.闪存 B.SRAM? ? ? ? ? C.DRAM? 11.某ROM电路有8根地址线,4根数据线,该ROM电路的容量为(??? )。 A.256×4 B.512×4 C.1024×4 12.下列PLD芯片中,与阵列、或阵列均为可编程的是(??? )器材。 A.PLA B.PAL C.GAL 13.图2-6所示阵列逻辑电路的逻辑函数表达式是(??? )。 {图} A.{图} B.{图} C.{图} 二、判别题(每小题4分,共48分) 14.单稳态触发器的输出脉冲宽度仅取决于电路自身的充放电时刻参数,而与输入触发脉冲无关。(??? ) 15.多谐振动器不需求外加输入信号,只需接通电源就能经过自激发生振动波形,所以它也是一种正弦波振动器。(??? ) 16.555守时器是一种用处极广泛的集成电路,包含双极型和CMOS型商品的一切类型最终三位数码都是555,外部引脚的摆放彻底一样。(??? ) 17.D/A变换器的变换精度与电阻网络的元件参数差错有关,与基准电压的安稳性无关。(??? ) 18.若逐次迫临型A/D变换器的输出为n位数字量,进行一次A/D变换至少需求通过n+2个CP周期才干完结。(??? ) 19.A/D变换器的相对差错≤±LSB/2,标明实践输出的数字量与理论值的差错小于最低位的半个字。(??? ) 20.?RAM是由存储矩阵和地址译码器两有些构成的。(??? ) 21.SRAM是使用MOS管栅极电容存储电荷效应的半导体存储器。(??? ) 22.用4片256×4位RAM芯片,可拓展成512×8位的RAM存储系统。(??? ) 23.PAL器材中,与阵列和或阵列是电路的中心,不一样的芯片输出结构区别很大。(??? ) 24.商品研发过程中需求不断修正的中、小规划逻辑电路,不合适选用GAL芯片。(??? ) 25.FPGA由可编程逻辑快、可编程I/O模块和可编程内连线三有些构成。(??? ) 专业辅导各院校在线、离线考核、形考、终极考核、统考、社会调查报告、毕业论文写作交流等!(非免费) 联系我们:QQ客服:3326650399 439328128 微信客服①:cs80188 微信客服②:cs80189 扫一扫添加我为好友 扫一扫添加我为好友
试卷总分:100 得分:100
一、挑选题(每小题4分,共52分)
1.单稳态触发器与多谐振动器在状况的差异是(???? )。
A.前者没有稳态,后者只要一个稳态
B.前者没有稳态,后者有两个稳态
C.前者只要一个稳态,后者没有稳态
2.石英晶体多谐振动器的杰出长处是(???? )。
A.速度快
B.振动频率安稳
C.报价廉价
3.为了将正弦信号变换成脉冲信号,信号频率不变,能够选用(???? )。
A.单稳态触发器
B.多谐振动器
C.施密特触发器
4.555守时器的阈值为(? ? )。
A.{图}
B.{图}
C.{图}
5.在A/D变换器和D/A变换器中,衡量变换精度一般用(??? )。
A.分辩率
B.变换差错
C.分辩率和变换差错
6.下列三种A/D变换器中,(?? )的变换速度最快。
A.双积分型
B.并行对比型
C.逐次对比型
7.某自动操控系统中,微机与履行部件之间的接口电路应选用(?? )。
A.A/D变换器? ? ? ?
B.?D/A变换器? ? ?
C.施密特触发器
8.RAM是由存储矩阵、地址 (??? )和读/写操控电路三有些构成的。
A.译码器
B.编码器
C.分配器
9.只能读出不能改写,信息可持久保留的半导体存储器是(??? )。
A.ROM
B.PROM
C.EPROM
10.使用双稳态触发器存储信息的RAM称为(??? )。
A.闪存
B.SRAM? ? ? ? ?
C.DRAM?
11.某ROM电路有8根地址线,4根数据线,该ROM电路的容量为(??? )。
A.256×4
B.512×4
C.1024×4
12.下列PLD芯片中,与阵列、或阵列均为可编程的是(??? )器材。
A.PLA
B.PAL
C.GAL
13.图2-6所示阵列逻辑电路的逻辑函数表达式是(??? )。
{图}
A.{图}
B.{图}
C.{图}
二、判别题(每小题4分,共48分)
14.单稳态触发器的输出脉冲宽度仅取决于电路自身的充放电时刻参数,而与输入触发脉冲无关。(??? )
15.多谐振动器不需求外加输入信号,只需接通电源就能经过自激发生振动波形,所以它也是一种正弦波振动器。(??? )
16.555守时器是一种用处极广泛的集成电路,包含双极型和CMOS型商品的一切类型最终三位数码都是555,外部引脚的摆放彻底一样。(??? )
17.D/A变换器的变换精度与电阻网络的元件参数差错有关,与基准电压的安稳性无关。(??? )
18.若逐次迫临型A/D变换器的输出为n位数字量,进行一次A/D变换至少需求通过n+2个CP周期才干完结。(??? )
19.A/D变换器的相对差错≤±LSB/2,标明实践输出的数字量与理论值的差错小于最低位的半个字。(??? )
20.?RAM是由存储矩阵和地址译码器两有些构成的。(??? )
21.SRAM是使用MOS管栅极电容存储电荷效应的半导体存储器。(??? )
22.用4片256×4位RAM芯片,可拓展成512×8位的RAM存储系统。(??? )
23.PAL器材中,与阵列和或阵列是电路的中心,不一样的芯片输出结构区别很大。(??? )
24.商品研发过程中需求不断修正的中、小规划逻辑电路,不合适选用GAL芯片。(??? )
25.FPGA由可编程逻辑快、可编程I/O模块和可编程内连线三有些构成。(??? )
专业辅导各院校在线、离线考核、形考、终极考核、统考、社会调查报告、毕业论文写作交流等!(非免费)
联系我们:QQ客服:3326650399 439328128 微信客服①:cs80188 微信客服②:cs80189
扫一扫添加我为好友 扫一扫添加我为好友