2020春北理工《数字电子技术》在线作业(参考)
需要答案联系QQ:3326650399 微信:cs80188
【熊猫奥鹏】-[北京理工大学]北理工《数字电子技术》在线作业
试卷总分:100 得分:100
第1题,逐次迫临型A/D变换器变换开端时,首要应将()。
A、移位存放器最高方位1
B、移位存放器的最低方位1
C、移位存放器的一切位均置1
D、移位存放器的一切位均置0
正确答案:
第2题,施密特触发器有()个安稳状况,多谐振动器有()个安稳状况。
A、2、0
B、0、2
C、1、0
D、0、1
正确答案:
第3题,若期望选用触发器设计一个六进制同步计数器,故需求()个触发器。
A、3
B、2
C、6
D、4
正确答案:
第4题,可用于总线结构,分时传输的门电路是()。
A、异或门
B、同或门
C、OC门
D、三态门
正确答案:
第5题,逻辑式F=ABC可变换为()。
A、F=AB+C
B、F=A+BC
C、F=CBA
D、F=A+B+C
正确答案:
第6题,欲使边缘JK触发器构成T’触发器,则只需使()。
A、JK=01
B、JK=11
C、JK=10
D、JK=00
正确答案:
第7题,下列逻辑电路中为时序逻辑电路的是()。
A、变量译码器
B、加法器
C、数码存放器
D、数据挑选器
正确答案:
第8题,由集成守时器555构成的单稳态触发器,加大守时电容C,则()。
A、增大输出脉冲的起伏
B、增大输出脉冲的宽度
C、对输出脉冲无影响
D、减小输出脉冲的宽度
正确答案:
第9题,n位的二进制加法计数器,能计数的最大十进制数是()。
A、10
B、2n-1
C、n
D、n-1
正确答案:
第10题,设计一个十进制计数器,需求的触发器个数至少为()。
A、4个
B、5个
C、6个
D、7个
正确答案:
第11题,以下电路中完成“线与”功用的有()。
A、与非门
B、三态输出门
C、集电极开路门
D、漏极开路门
正确答案:
第12题,存储器电路结构包括()。
A、地址译码器
B、存储矩阵
C、输入/输出电路
D、PLC
正确答案:
第13题,依照数据写入的方法,ROM可分为()。
A、掩膜ROM
B、PROM
C、EPROM
D、E2PROM
正确答案:
第14题,计数器按CP脉冲的输入方法可分为()。
A、同步计数器
B、异步计数器
C、延时计数器
D、以上均正确
正确答案:
第15题,鄙人列逻辑电路中,归于组合逻辑电路的有()。
A、译码器
B、编码器
C、全加器
D、存放器
正确答案:
第16题,以下关于时序逻辑电路的说法正确的是()。
A、任一时间的输出信号不只和其时的输入信号有关,并且与电路原状况有关
B、时序电路有必要包括存储电路
C、状况变换表、时序图等能够描绘时序逻辑电路
D、时序电路工作时一直在有限个状况间按必定规律变换
正确答案:
第17题,数字系统的长处有()。
A、较大的动态规模
B、可预先决议精度
C、牢靠性高
D、对温度改变灵敏性低
正确答案:
第18题,以下说法正确的是()。
A、同步SR结构是电平触发方法
B、保持堵塞结构是边缘触发方法
C、同步SR结构是边缘触发方法
D、保持堵塞结构是电平触发方法
正确答案:
第19题,一种进位计数制包括两个根本要素()。
A、数制
B、码制
C、基数
D、位权
正确答案:
第20题,下列触发器中,战胜了空翻表象的有()。
A、边缘D触发器
B、主从RS触发器
C、同步RS触发器
D、主从JK触发器
正确答案:
第21题,ADC的变换速度用变换时刻来描绘。
A、过错
B、正确
正确答案:
第22题,施密特触发器归于电平触发,但使,输入信号从低电平上升时的变换电平缓从高电平降低时的变换电平不一样。
A、过错
B、正确
正确答案:
第23题,在逻辑电路中,状况赋值时用1表明高电平,用0表明低电平,则为正逻辑;反之,用0表明高电平,用1表明低电平,则为负逻辑。
A、过错
B、正确
正确答案:
第24题,函数值没有被彻底界说的逻辑函数,就叫做非彻底描绘逻辑函数。
A、过错
B、正确
正确答案:
第25题,从电路分类来看,计数器是归于组合逻辑电路。
A、过错
B、正确
正确答案:
第26题,主从式触发器的一次性翻转疑问,是因为将输出状况反应到输入端,然后使主锁存器的输出不能恣意改变而导致的。
A、过错
B、正确
正确答案:
第27题,若逻辑代数式AB=BC,则B=C。
A、过错
B、正确
正确答案:
第28题,一般,要将模仿量变换为数字量,需求三个过程:即采样坚持、量化、编码。
A、过错
B、正确
正确答案:
第29题,由四个触发器构成的二进制计数电路共有八个计数状况。
A、过错
B、正确
正确答案:
第30题,三态门的典型用处即是可以完成用总线传输几个不一样的数据或操控信号。
A、过错
B、正确
正确答案:
第31题,表明逻辑函数一般运用真值表、逻辑函数、卡诺图、逻辑图及工作波形图。
A、过错
B、正确
正确答案:
第32题,n个变量总共有2的n次方个最小值。
A、过错
B、正确
正确答案:
第33题,若逻辑代数式A+B=B+C,则A=C。
A、过错
B、正确
正确答案:
第34题,在二进制译码器中,假如输入代码有n位,则有2的(n-1)次方个输出信号。
A、过错
B、正确
正确答案:
第35题,真值表和最小项之和表达式对一个逻辑函数来说不是仅有的。
A、过错
B、正确
正确答案:
第36题,在逻辑代数中,不论是变量仍是函数,它们只要0和1两个取值,且表明数量的巨细。
A、过错
B、正确
正确答案:
第37题,移位存放器除了具有暂存数码的功用外,还具有将数码移位的功用。
A、过错
B、正确
正确答案:
第38题,CMOS集成门电路是当时组合逻辑电路的根本逻辑单元。
A、过错
B、正确
正确答案:
第39题,在组合逻辑电路中,并非一切的竞赛都会发生冒险。
A、过错
B、正确
正确答案:
第40题,影响二极管的开关速度的首要要素是反向康复时刻,而注册时刻常可疏忽不计。
A、过错
B、正确
正确答案:
需要答案联系QQ:3326650399 微信:cs80188
【熊猫奥鹏】-[北京理工大学]北理工《数字电子技术》在线作业
试卷总分:100 得分:100
第1题,逐次迫临型A/D变换器变换开端时,首要应将()。
A、移位存放器最高方位1
B、移位存放器的最低方位1
C、移位存放器的一切位均置1
D、移位存放器的一切位均置0
正确答案:
第2题,施密特触发器有()个安稳状况,多谐振动器有()个安稳状况。
A、2、0
B、0、2
C、1、0
D、0、1
正确答案:
第3题,若期望选用触发器设计一个六进制同步计数器,故需求()个触发器。
A、3
B、2
C、6
D、4
正确答案:
第4题,可用于总线结构,分时传输的门电路是()。
A、异或门
B、同或门
C、OC门
D、三态门
正确答案:
第5题,逻辑式F=ABC可变换为()。
A、F=AB+C
B、F=A+BC
C、F=CBA
D、F=A+B+C
正确答案:
第6题,欲使边缘JK触发器构成T’触发器,则只需使()。
A、JK=01
B、JK=11
C、JK=10
D、JK=00
正确答案:
第7题,下列逻辑电路中为时序逻辑电路的是()。
A、变量译码器
B、加法器
C、数码存放器
D、数据挑选器
正确答案:
第8题,由集成守时器555构成的单稳态触发器,加大守时电容C,则()。
A、增大输出脉冲的起伏
B、增大输出脉冲的宽度
C、对输出脉冲无影响
D、减小输出脉冲的宽度
正确答案:
第9题,n位的二进制加法计数器,能计数的最大十进制数是()。
A、10
B、2n-1
C、n
D、n-1
正确答案:
第10题,设计一个十进制计数器,需求的触发器个数至少为()。
A、4个
B、5个
C、6个
D、7个
正确答案:
第11题,以下电路中完成“线与”功用的有()。
A、与非门
B、三态输出门
C、集电极开路门
D、漏极开路门
正确答案:
第12题,存储器电路结构包括()。
A、地址译码器
B、存储矩阵
C、输入/输出电路
D、PLC
正确答案:
第13题,依照数据写入的方法,ROM可分为()。
A、掩膜ROM
B、PROM
C、EPROM
D、E2PROM
正确答案:
第14题,计数器按CP脉冲的输入方法可分为()。
A、同步计数器
B、异步计数器
C、延时计数器
D、以上均正确
正确答案:
第15题,鄙人列逻辑电路中,归于组合逻辑电路的有()。
A、译码器
B、编码器
C、全加器
D、存放器
正确答案:
第16题,以下关于时序逻辑电路的说法正确的是()。
A、任一时间的输出信号不只和其时的输入信号有关,并且与电路原状况有关
B、时序电路有必要包括存储电路
C、状况变换表、时序图等能够描绘时序逻辑电路
D、时序电路工作时一直在有限个状况间按必定规律变换
正确答案:
第17题,数字系统的长处有()。
A、较大的动态规模
B、可预先决议精度
C、牢靠性高
D、对温度改变灵敏性低
正确答案:
第18题,以下说法正确的是()。
A、同步SR结构是电平触发方法
B、保持堵塞结构是边缘触发方法
C、同步SR结构是边缘触发方法
D、保持堵塞结构是电平触发方法
正确答案:
第19题,一种进位计数制包括两个根本要素()。
A、数制
B、码制
C、基数
D、位权
正确答案:
第20题,下列触发器中,战胜了空翻表象的有()。
A、边缘D触发器
B、主从RS触发器
C、同步RS触发器
D、主从JK触发器
正确答案:
第21题,ADC的变换速度用变换时刻来描绘。
A、过错
B、正确
正确答案:
第22题,施密特触发器归于电平触发,但使,输入信号从低电平上升时的变换电平缓从高电平降低时的变换电平不一样。
A、过错
B、正确
正确答案:
第23题,在逻辑电路中,状况赋值时用1表明高电平,用0表明低电平,则为正逻辑;反之,用0表明高电平,用1表明低电平,则为负逻辑。
A、过错
B、正确
正确答案:
第24题,函数值没有被彻底界说的逻辑函数,就叫做非彻底描绘逻辑函数。
A、过错
B、正确
正确答案:
第25题,从电路分类来看,计数器是归于组合逻辑电路。
A、过错
B、正确
正确答案:
第26题,主从式触发器的一次性翻转疑问,是因为将输出状况反应到输入端,然后使主锁存器的输出不能恣意改变而导致的。
A、过错
B、正确
正确答案:
第27题,若逻辑代数式AB=BC,则B=C。
A、过错
B、正确
正确答案:
第28题,一般,要将模仿量变换为数字量,需求三个过程:即采样坚持、量化、编码。
A、过错
B、正确
正确答案:
第29题,由四个触发器构成的二进制计数电路共有八个计数状况。
A、过错
B、正确
正确答案:
第30题,三态门的典型用处即是可以完成用总线传输几个不一样的数据或操控信号。
A、过错
B、正确
正确答案:
第31题,表明逻辑函数一般运用真值表、逻辑函数、卡诺图、逻辑图及工作波形图。
A、过错
B、正确
正确答案:
第32题,n个变量总共有2的n次方个最小值。
A、过错
B、正确
正确答案:
第33题,若逻辑代数式A+B=B+C,则A=C。
A、过错
B、正确
正确答案:
第34题,在二进制译码器中,假如输入代码有n位,则有2的(n-1)次方个输出信号。
A、过错
B、正确
正确答案:
第35题,真值表和最小项之和表达式对一个逻辑函数来说不是仅有的。
A、过错
B、正确
正确答案:
第36题,在逻辑代数中,不论是变量仍是函数,它们只要0和1两个取值,且表明数量的巨细。
A、过错
B、正确
正确答案:
第37题,移位存放器除了具有暂存数码的功用外,还具有将数码移位的功用。
A、过错
B、正确
正确答案:
第38题,CMOS集成门电路是当时组合逻辑电路的根本逻辑单元。
A、过错
B、正确
正确答案:
第39题,在组合逻辑电路中,并非一切的竞赛都会发生冒险。
A、过错
B、正确
正确答案:
第40题,影响二极管的开关速度的首要要素是反向康复时刻,而注册时刻常可疏忽不计。
A、过错
B、正确
正确答案:
需要答案联系QQ:3326650399 微信:cs80188